![]()
![]()
목차
1 실험 개요
2 실험 기자재 및 부품
3 배경 이론
4 실험 회로
5 실험 절차 및 예비 값
6 예비 보고 사항
본문내용
1 실험 개요
-[실험 11], [실험 12], [실험 13]에서는 MOSFET을 이용한 기본적인 단일단 증폭기들에 대해 살펴보았다. 단일단 증폭기만으로는 이득이 부족하거나, 소오스 및 부하 임피던스와 증폭기 자체의 입력-출력 임피던스의 차이가 클 경우에는 일반적으로 다단 증폭기를 사용한다. 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하고자 한다.
2 실험 기자재 및 부품
DC파워 서플라이, 디지털 멀티미터, 오실로스코프, 함수 발생기, 2N7000(NMOS) 1개, 저항, 커패시터
3 배경 이론
[그림 15-1]은 다단 증폭기의 개념을 보여준다. 전압원 가 인가되면, 증폭기 1은 이 입력으로 받아서 증폭을 한 후 를 생성한다. 증폭기 2에서는 를 입력으로 받아서 출력을 생성한다.
[그림 15-2]는 다단 증폭기의 등가회로이다. 증폭기 1의 전압 이득, 입력 저항, 출력 저항을 각각 , , 으로 정의하고, 증폭기 2의 전압 이득, 입력 저항, 출력 저항을 각각 , , 로 정의하였다.
신호원 부터 출력 까지의 전압 이득을 식 (15.1)과 같이 계산할 수 있다.
(15.1)
식 (15.1)로부터, 신호원 가 증폭기 1의 입력 에 인가될 때는 와 에 의해서 전압분배됨을 알 수 있다. 전압 이득이 증가되기 위해서는 이 에 비해 그 값이 커야 한다.
출처 : 해피캠퍼스
답글 남기기