전자공학실험 20장 연산 증폭기 응용 회로 A+ 예비보고서

목차

1. 실험 개요
2. 실험 기자재 및 부품
3. 배경 이론
4. 실험 회로
5. 실험 절차 및 예비 값
6. 예비 보고 사항

본문내용

실험 개요
-이 실험에서는 연산 증폭기를 이용한 응용회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전압 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다.

실험 기자재 및 부품
-DC 파워 서플라이, 디지털 멀티미터, 오실로스코프, 함수 발생기, 연산 증폭기(LM741), 저항

<중략>

실험 절차 및 예비 값
반전 증폭기
1. 실험회로 1과 같이 반전 증폭기를 구성하고, 으로 설정한다. 연산 증폭기의 양의 단자에 공통 모드 전압을 인가하고, 반전 증폭기의 입력에 주파수가 10kHz인 사인파를 인가하되 크기를 10mV에서 110mV까지 20mV 간격으로 바꾸면서 인가한다. 출력 전압의 크기를 측정하여 [표 23-1]에 기록하고, 전압 이득을 구하시오. 또한 연산 증폭기의 음의 단자의 DC 전압을 측정하여 [표 23-1]에 기록하시오.

비반전 증폭기
1. 실험회로 2과 같이 비반전 증폭기를 구성하고, 으로 설정한다. 연산 증폭기의 음의 단자에 공통 모드 전압을 인가하고, 비반전 증폭기의 입력에 주파수가 10kHz인 사인파를 인가하되 크기를 10mV에서 110mV까지 20mV 간격으로 바꾸면서 인가한다. 출력 전압의 크기를 측정하여 [표 23-1]에 기록하고, 전압 이득을 구하시오. 또한 연산 증폭기의 양의 단자의 DC 전압을 측정하여 [표 23-1]에 기록하시오.

아날로그 전압 덧셈기
1. 실험회로 3([그림 23-10])과 같이 아날로그 전압 덧셈기를 구성하고,
으로 설정한다. v1 = 50 mV, v2 = 100mV를 입력에 인가하였을 경우의 출력 전압을 [표 23-3] 에 기록하시오, 또한 R1, R2 저항의 크기를 [표 23-3] 과 같이 바꾸면서 출력 전압을 [표 23-3] 에 기록하시오.

출처 : 해피캠퍼스

코멘트

답글 남기기

이메일 주소는 공개되지 않습니다. 필수 필드는 *로 표시됩니다