연산증폭기 예비보고서(고찰포함)A+

목차

1. 실험 목적

2. 이론
1) 연산증폭기
2) 반전 및 비반전 증폭기
3) 가산기
4) 차동증폭기

3. 준비물

4. 참고 자료 / 이론

5. 고찰

본문내용

실험 목적
1. 연산증폭기의 반전 및 비 반전 증폭기의 동작 원리를 이해한다.
2. 연산증폭기를 이용한 가산기의 동작 원리를 이해한다
3. 연산증폭기의 차등 증폭기의 동작 원리를 이해한다.

이론
(1) 연산증폭기
덧셈,뺄셈,곱셈,나눗셈,미분,적분 등의 수학적 연산기능을 수행할 수 있는 전압 이득 매우 큰 증폭기이다.
연산 증폭기는 5개의 단자로 구성되어 있다. 연산증폭기의 전원 공급하기 위한 2개의 단자는 양의 전압과 음의 전압을 받아들인다. 따라서, 연산증폭기의 출력값은 입력 전원의 양의 전압과 음의 전압 사이가 된다. 입력신호는 반전 입력과 비반전 입력으로 두 전압을 받아 들인다. 연산증폭기는 두 입력의 전압 차이를 연산증폭기가 갖는 전압 이득 만큼 증폭을 하여 출력 전압을 만들어 낸다. 연산증폭기의 이득은 매우 커서, 두 입력 단의 약간의 전압 차이만으로도 외부 공급 전압의 범위를 벗어나기 때문에, 반전 입력이 비반전 입력보다 큰 경우 출력은 음의 전압이 된다, 반대로, 비반전 입력이 반전 입력보다 큰 경우 출력은 양의 전압이 된다.

출처 : 해피캠퍼스

코멘트

답글 남기기

이메일 주소는 공개되지 않습니다. 필수 필드는 *로 표시됩니다