![]()
![]()
목차
1. 실험 개요
2. 실험 절차 및 결과 보고
3. 고찰 사항
4. 검토 및 느낀점
본문내용
실험 개요
-[실험 11], [실험 12], [실험 13]에서는 MOSFET을 이용한 기본적인 단일단 증폭기들에 대해 살펴보았다. 단일단 증폭기만으로는 이득이 부족하거나, 소오스 및 부하 임피던스와 증폭기 자체의 입력-출력 임피던스의 차이가 클 경우에는 일반적으로 다단 증폭기를 사용한다. 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하고자 한다.
<중략>
고찰 사항
(1) 다단 증폭기의 입력단과 출력단은 입력 임피던스, 출력 임피던스 측면에서 어떤 조건을 만족해야 하는가?
: 다단 증폭기에서 입력단과 출력단의 입력 임피던스는 그 값이 커야 하고 출력 임피던스는 그 갓이 작아야 한다. 왜냐하면 교재의 식 15.5에서 알 수 있듯 다단 증폭기에서 전압 이득 식은 입력 임피던스가 크고 출력 임피던스가 작을수록 저항 분배에서 그 값이 커져서 최종 전압 이득이 증가하기 때문이다.
(2) 다단 증폭기에서 전체 전압 이득이 각 단의 전압 이득의 곱보다 작은 이유를 설명하시오.
: 다단 증폭기의 전체 전압 이득은 각 단의 전압 이득의 곱 에 각 단의 임피던스에 의한 전압 분배비가 곱해지는데, 그 각각 전압분배비는 모두 1보다 작기 때문에 각 단 전압 이득 곱보다 값이 작아진다.
검토 및 느낀점
(실험을 통해 배운 점, 문제 해결 방법 등을 기술하시오.)
: 이번 실험을 통해 전압 이득을 키우기 위해 다단 증폭기를 활용할 수 있음을 알 수 있게 되었고 이를 통해 이전의 다른 회로보다 높은 전압 이득을 얻을 수 있음을 확인하였다. 이때 전압이득이 높은 공통 소오스 증폭기와 출력 저항이 작아 전압을 잘 전달하는 소오스 팔로워 회로를 여러 개 연결하고, 부하 저항 RL과 마지막 NMOS단의 저항과의 저항 분배에 의해 전압 이득이 결정되기 때문에 작은 부하 저항을 사용하면 최종 전압 이득이 감소하게 됨을 RL을 바꿔가면서 전압이득을 계산하여 확인하였다. 다만 예비보고서에서 이론적인 전압 이득을 계산한 값이 실험
출처 : 해피캠퍼스
답글 남기기