전자공학실험 24장 연산 증폭기 응용 회로 2 A+ 결과보고서

목차

1.실험 개요
2.실험 절차 및 결과 보고
3.고찰 사항
4.검토 및 느낀점

본문내용

1.실험 개요
-이 실험에서는 연산 증폭기를 이용한 응용 회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 미분기 및 적분기 등의 피드백 회로를 구성하고, 연산
증폭기의 특성이 응용 회로에 미치는 영향을 파악한다.

2.실험 절차 및 결과 보고
■ 실험회로 1 : 적분기 회로
■ 실험회로 2 : 미분기 회로

적분기
1 실험회로 1([그림 24-6])과 같이 적분기 회로를 구성한다. 입력의 크기는 1V로 고정하고, 주파수를 1kHz~1MHz까지 [표 24-1]과 같이 변화시키면서 출력의 크기를 측정하여 [표 24-1]에 기록하시오. 또한, [그림 24-14]에 적분기의 보드 선도를 그리시오. -입력 주파수 = 1kHz 일 때

출처 : 해피캠퍼스

코멘트

답글 남기기

이메일 주소는 공개되지 않습니다. 필수 필드는 *로 표시됩니다