목차
1. 실험목적
2. 실험 이론
3. 실험 방법
4. 예상 결과
5. 참고문헌
본문내용
테브난의 정리는 전압원과 저항의 회로가 테브난 등가로 변환할 수 있음을 설명하였으며, 이것은 회로 분석에서 단순화 기술로 사용된다. 테브난 등가는 (저항을 나타내는 내부 임피던스와 전원을 나타내는 기 전력을 지닌) 전원장치나 배터리에 좋은 모델로 사용될 수 있다. 회로는 이상적인 전압원과 이상적인 저항 의 직렬연결로 구성된다. 복잡한 회로를 테브난의 정리를 이용하여 간단히 나타내기 위해서는 와 을 구하여야 한다. 는 a, b 단자 사이의 전압이며 는 회로의 모든 전압원의 값이 0이고 (단락), 전 류원의 값이 0이라(개방)고 가정하고 a, b 단자 쪽에 본 저항값이다.
출처 : 해피캠퍼스
답글 남기기