[부산대 이학전자실험] 4. OP amp-1

목차

1. 실험 목적
2. 실험 원리
3. 실험 기구 및 재료
4. 실험 방법
5. 측정값 및 실험 결과
6. 결과에 대한 논의
7. 결론

본문내용

1. 실험 목적
OP amp(연산증폭기)의 원리에 대해 알아보고, Inverting Amplifier 와 Non-inverting Amplifier을 이해한다. 또, OP-amp의 응용 중 하나인 voltage follower에 대하여 이해한다.

2. 실험 원리
– 반전증폭기
그림 1은 반전 증폭기를 나타낸 그림이다. 증폭기 기호인 삼각형은 이상적인 연산증폭기라고 가정한다. 가상 접지에 의해 증폭기 입력단자의 전압은 0이고, 연산증폭기의 입력저항이 무한대이기 때문에 연산증폭기의 입력단자로 전류가 들어갈 수 없다. 이를 감안하여 신호전압과 출력 전압 간의 비인 전압증폭도를 구하면 아래와 같다.

<중 략>

-가상 접지
이상적인 연산 증폭기의 전압이득이 무한대이기 때문에, 증폭기 입력단자간의 전압은 0이 되며 이는 단락을 의미한다. 그러나, 이 단락현상을 물리적인 실체적 단락이 아니기 때문에 이를 가상 접지라고 부르는 것이다. 여기서 접지한 회로가 단락 되었음을 가리킨다. 연산증폭기의 비반전단자를 접지 시키고 반전 단자에 부귀환을 걸면, 연산 증폭기 입력단자 사이의 가상 단락 현상에 의해 반전단자가 접지된 것처럼 보인다. 주의해야할 점은 입력저항은 무한대이면서, 그 양단 전압은 0이 되어야 한다. 도입된 가상 접지 개념은 연산증폭기를 이용한 회로 해석에서 중요한 역할을 한다.

연산 증폭기를 개방루프로 사용하면 매우 작은 입력전압에 대해 출력이 포화되어 선형동작을 상실하므로, 비교기 이외에는 개방루프로 사용하지 않는다. 연산증폭기의 출력에서 반전단자로 저항, 커패시터, 인덕터, 다이오드, 트랜지스터 등의 소자가 연결된 부귀환을 걸어 사용한다. 부귀화를 걸면 폐루프(Closed-loop) 이득이 작아지는 대신에 선형동작 범위가 넓어져 출력이 포화되지 않고 선형으로 작동하게 된다.

연산 증폭기의 기본회로는 반전증폭기와 비반전증폭기이다.

출처 : 해피캠퍼스

코멘트

답글 남기기

이메일 주소는 공개되지 않습니다. 필수 필드는 *로 표시됩니다