목차
1. 제목
2. 실험 절차
3. 실험에 대한 이론
1) 예비보고사항
2) 실험에 대한 pspice 회로도 및 시뮬레이션 결과
본문내용
1. 제목
– 증폭기의 주파수 응답 특성
2. 실험 절차
– [실험 16]의 실험 절차와 같이, 공통 소오스 증폭기의 입력-출력에 원하는 DC 전 압 및 전압 이득이 나오게 하기 위해 M_1, M_2에 흐르는 DC 전류 I_1을 결정하고, 이 전류를 생성하기 위한 V_pbias 및 I_REF 전류도 결정하여 회로를 구성하시오. ([실험 16] 및 [실험 17]의 실험 절차 참조)
– 실험 절차 1의 과정을 거쳐서 완성된 공통 소오스 증폭기의 주파수 응답 특성(특히 3dB 대역폭 특성)을 알아보기 위해 입력 신호를 주파수를 변화시키면서 전압 이득이 어떻게 변화하는지 표에 기록하고, 그림과 같은 형태의 보드 선도를 그리시오(그림은 X축을 로그 스케일의 주파수로, Y축을 전압 이득의 dB 값으로 나타내시오).
출처 : 해피캠퍼스
답글 남기기