전자공학실험 14장 캐스코드 증폭기 A+ 예비보고서

목차

1 실험 개요
2 실험 기자재 및 부품
3 배경 이론
4 실험 회로
5 실험 절차 및 예비 값
6 예비 보고 사항

본문내용

1 실험 개요
-이 실험에서는 MOSFET을 이용한 캐스코드 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 캐스코드 증폭기는 공통 소오스 증폭기보다 높은 전압 이득을 얻을 수 있어서 널리 사용되고 있다. 이 실험에서는 캐스코드 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구한 후, 이를 실험에서 확인하고자 한다. 또한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서도 공부하고, 실험을 통하여 동작을 확인한다.

2 실험 기자재 및 부품-
DC파워 서플라이, 디지털 멀티미터, 오실로스코프, 함수 발생기, 2N7000(NMOS) 1개, 저항, 커패시터

3 배경 이론
[그림 14-1]과 같이 캐스코드 증폭기는 공통 소오스 증폭기와 공통 게이트 증폭기로 구성된다. 입력()은 의 게이트-소오스 전압()이고, 출력()은 의 드레인 전압()이다. 의 게이트-소오스 사이의 소신호 입력 전압()에 비레하는 전류()가 드레인에 흐르고, 이 전류가 출력 쪽의 저항 에 의해서 전압으로 변환되면서 증폭을 하게 된다.

캐스코드 증폭기는 주로 전압 이득을 높이기 위해서 사용되는데, 전압 이득을 구하기 위해 먼저 [그림 14-2]와 같은 일반적인 증폭기의 등가회로를 이용할 수 있다. 입력 전압()에 비례하는 전류 이 흐르고, 이 전류가 출력 저항 에 의해 출력 전압으로 변환되므로, 전압 이득()은 식 (14.1)과 같이 구할 수 있다.
(14.1)
식 (14.1)에서 은 유효 트랜스컨덕턴스effective transconductance이고, [그림 14-3]과 같이 출력을 접지시켰을 때 증폭기 출력 전류와 입력 전압의 비로 정의된다.

출처 : 해피캠퍼스

코멘트

답글 남기기

이메일 주소는 공개되지 않습니다. 필수 필드는 *로 표시됩니다