광운대학교 전기공학실험 실험6. 논리조합회로의 설계 예비레포트 [참고용]

목차

1. 실험 명
2. 실험 개요
3. 이론 조사
4. 실험기기
5. 예비보고서 문제 풀이
6. 실험순서
7. 참고문헌

본문내용

1. 실험 명
논리조합회로의 설계

2. 실험 개요
논리게이트 조합을 통해 보다 복잡한 논리적 함수관계를 구하는 연습을 진행하며, 이를 통해 논리함수를 효율적으로 단순화 시킨다. 이를 위한 방법인 K-map을 응용하는 방법을 배우고, don’t care 조건일 때를 다룬다. 또한 조합논리회로 설계를 직접 해보며 가산기의 회로를 구현하고 반가산기와 전가산기의 기본 동작을 이해함으로써 논리회로 조작능력을 함양한다.

3. 이론 조사
3-1. 논리회로의 단순화
3-1-1. 논리게이트의 조합: 기본적으로 논리게이트 요소의 결합은 어떠한 논리적 함수관계도 표현가능하다. 논리게이트로만 이루어진 회로를 조합논리회로라고하며, 이는 그림2와 같이 여러 개의 입력과 출력을 가진다. 이러한 논리게이트는 진리표, 부울대수, 논리회로도로 나타내며, 이 세 가지 방법에는 그림1의 관계가 성립한다. 논리회로도와 논리식은 1:1대응이지만, 진리표만이 유일하게 결정된다. 진리표의 기능을 수행하는 논리회로, 논리식은 여러 가지가 있다.

출처 : 해피캠퍼스

코멘트

답글 남기기

이메일 주소는 공개되지 않습니다. 필수 필드는 *로 표시됩니다