연세대 23-2 기초아날로그실험 A+5주차 결과보고서

목차

없음

본문내용

[실험 1] Passive LPF Design
<그림1> 이번 실험에서는 <그림1>과 같은 회로를 구현하였다. 회로를 구현하기 전 Cut off frequency는 4kHz를 만족하는 커패시터 값과 인덕터 값을 찾아야했다. 예비보고서에서도 다뤘듯이 아래의 표와 그림을 참고해 조건에 맞는 값을 구할 수 있었다.
<그림2> <그림3>
n=3에 맞는 커패시터 인덕터 값을 조건에 맞게 scaling해 구한 각 소자값은 아래와 같다. 
′     
××
 ×   
′     
××
 ×
  
정확하게 위 값을 구하는 소자는 없었으므로 여러 소자들을 직/병렬 연결해 최대한 유사한
소자를 구성했다. 왼쪽은 다음의 값을 통해 PSPICE로 회로를 구현한 것이고 오른쪽 그림은
실제 구현한 회로 사진이다.
<그림4>
3.979mH의 인덕터는 1mH인덕터 4개를 직렬연결해 구현했고, 0.7958F커패시터는 0.47F커패시터와 0.33F커패시터를 병렬연결해 유사하게 구현했다. R2의 저항 50은 같은 값을 가지는 소자가 있었기 때문에 그대로 사용하였다. DAQ장비가 Analog Output impedence가 존재하므로 회로를 실제로 구성한 그림4에선 그림1에서와는 다르게 R1을 구현하지 않았다. 이제 이 회로가 조건에 맞는 cut off frequency를 가지는 지 확인해보자. 주파수에 따른 출력은 다음과
같다.

출처 : 해피캠퍼스

코멘트

답글 남기기

이메일 주소는 공개되지 않습니다. 필수 필드는 *로 표시됩니다